# Mikroprozessortechnik

Prof. Dr. Michael Lipp



## **Timer**



### Timer

### Timer sind

- in Hardware realisierte Zähler, die
- den Zählerstand mit einer vorgegebenen Taktrate ( $f_{timer}$ ) ändern und
- auf bestimmte Weise reagieren, wenn Zählerstände vordefinierte Bedingungen erfüllen.



### Timer

### • Generierung verlässlicher Zeitbasis zur Steuerung z.B.:

- Wartezeiten mit befriedigender Genauigkeit einstellen
- Einlesen von Daten von externen (über Ports) oder internen (ADC, USART, ...) IO-Bausteinen in bestimmten Zeitintervallen
- Timer generiert Ereignisse in genau zu bestimmenden

Zeitintervallen 
$$\Delta t_{Ereignis} = x \cdot \frac{1}{f_{Timer}}$$
 z. B.

- Setzen von Flags in bestimmten Registern
- Generieren von Interrupts
- Ein-/Ausschalten von Ausgängen

### Timer im STM32F401RE

### Verfügbare Timer

- 1 "Advanced Control Timer" (TIM1)
- 7 "General Purpose Timer" in unterschiedlicher Ausprägung (TIM2 TIM5, TIM9 TIM11)

### Unterschiede

- Breite der Register
- Fähigkeit zum wahlweisen Aufwärts-/Abwärtszählen

• ...



### Timer im STM32F401RE

Table 4. Timer feature comparison

| Timer<br>type        | Timer               | Counter resolution | Counter<br>type         | Prescaler<br>factor                        | DMA<br>request<br>generation | Capture/<br>compare<br>channels | Complementary output | Max.<br>interface<br>clock<br>(MHz) | Max.<br>timer<br>clock<br>(MHz) |
|----------------------|---------------------|--------------------|-------------------------|--------------------------------------------|------------------------------|---------------------------------|----------------------|-------------------------------------|---------------------------------|
| Advanced-<br>control | TIM1                | 16-bit             | Up,<br>Down,<br>Up/down | Any<br>integer<br>between1<br>and<br>65536 | Yes                          | 4                               | Yes                  | 84                                  | 84                              |
|                      | TIM2,<br>TIM5       | 32-bit             | Up,<br>Down,<br>Up/down | Any integer between1 and 65536             | Yes                          | 4                               | No                   | 42                                  | 84                              |
| General              | TIM3,<br>TIM4       | 16-bit             | Up,<br>Down,<br>Up/down | Any integer between1 and 65536             | Yes                          | 4                               | No                   | 42                                  | 84                              |
| purpose              | TIM9                | 16-bit             | Up                      | Any<br>integer<br>between1<br>and<br>65536 | No                           | 2                               | No                   | 84                                  | 84                              |
|                      | TIM1<br>0,<br>TIM11 | 16-bit             | Up                      | Any<br>integer<br>between1<br>and<br>65536 | No                           | 1                               | No                   | 84                                  | 84                              |

Quelle: [F401-DS]



### Timer im STM32F401RE

### Unterlagen

- Alle Details zu den Timern einschließlich Registerbeschreibungen finden Sie in [F401-RM]
- Die Dokumentation der Register ist zu umfangreich, um sie (wie bei den zuvor behandelten Peripherieeinheiten) in die Folien zu kopieren, sie werden nur referenziert
  - Die vollständige Beschreibung der General-purpose Timers TIM2 bis TIM5 [F401-RM] S. 316–375 gilt daher als Anhang zu den Folien und darf in der Klausur wie die Folien als Hilfsmittel verwendet werden.

### Basisfunktionalität

Up-/Downcounting Mode

# Upcounting Mode



fbeit UND INFORMATIONSTECHNIK

## Downcounting Mode



## Downcounting Mode



The update event period is calculated as follows:

Update\_event = 
$$CK_PSC/((PSC + 1)*(ARR + 1)*(RCR + 1))$$

Where: CK\_PSC = timer clock input

PSC = 16-bit prescaler register

ARR = 16/32-bit Autoreload register

RCR = 16-bit repetition counter

Das Auto-reload Register (und andere) sind gepuffert. D. h. neue Werte werden nicht sofort in das Register übernommen sondern erst nach dem nächsten Update-Event.

No repetition counter RCR = 0

Update\_event = 
$$72*(10^6)/((1+1)*(65535+1)*(1))$$

Update\_event = 549.3 Hz

h\_da
HOCHSCHULE DARMSTADT
UNIVERSITY OF APPLIED SCIENCES

10/32

ementiert

## Up-/Downcounting Mode – Register

#### 13.4.11 TIMx prescaler (TIMx\_PSC)

Address offset: 0x28 Reset value: 0x0000

| 15 | 14                              | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|----|---------------------------------|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
|    | PSC[15:0]                       |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
| rw | w w w w w w w w w w w w w w w w |    |    |    |    |   |   |   |   |   |   |   |   |   |   |

#### Bits 15:0 PSC[15:0]: Prescaler value

The counter clock frequency CK\_CNT is equal to  $f_{CK\_PSC}$  / (PSC[15:0] + 1).

PSC contains the value to be loaded in the active prescaler register at each update event (including when the counter is cleared through UG bit of TIMx\_EGR register or through trigger controller when configured in "reset mode").

#### 13.4.1 TIMx control register 1 (TIMx\_CR1)

Address offset: 0x00

Reset value: 0x0000

| 15 | 5 14     | . 1 | 13      | 12 | 11 | 10 | 9   | 8     | 7    | 6  | 5  | 4   | 3   | 2   | 1    | 0   |
|----|----------|-----|---------|----|----|----|-----|-------|------|----|----|-----|-----|-----|------|-----|
|    |          |     | Reserve | od |    |    | CKD | [1:0] | ARPE | CI | ИS | DIR | OPM | URS | UDIS | CEN |
|    | Neselveu |     |         |    |    |    |     | rw    | rw   | rw | rw | rw  | rw  | rw  | rw   | rw  |

#### Bit 0 CEN: Counter enable

- 0: Counter disabled
- Counter enabled

Note: External clock, gated mode and encoder mode can work only if the CEN bit has been previously set by software. However trigger mode can set the CEN bit automatically by hardware.

CEN is cleared automatically in one-pulse mode, when an update event occurs.

#### 13.4.12 TIMx auto-reload register (TIMx\_ARR)

Address offset: 0x2C

Reset value: 0xFFFF FFFF

| 31 | 30                               | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
|----|----------------------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
|    | ARR[31:16] (depending on timers) |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| rw | rw                               | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw |
| 15 | 14                               | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|    | ARR[15:0]                        |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| rw | rw                               | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw |

#### Bits 15:0 ARR[15:0]: Auto-reload value

ARR is the value to be loaded in the actual auto-reload register.

Refer to the Section 13.3.1: Time-base unit for more details about ARR update and behavior.

The counter is blocked while the auto-reload value is null

#### 13.4.6 TIMx event generation register (TIMx\_EGR)

Address offset: 0x14

Reset value: 0x0000



#### Bit 0 **UG**: Update generation

This bit can be set by software, it is automatically cleared by hardware.

): No action

1: Re-initialize the counter and generates an update of the registers. Note that the prescaler counter is cleared too (anyway the prescaler ratio is not affected). The counter is cleared if the center-aligned mode is selected or if DIR=0 (upcounting), else it takes the auto-reload value (TIMx\_ARR) if DIR=1 (downcounting).



## Up-/Downcounting Mode – Anzeige

leds = TIM3->CNT >> 8:

45 }

```
169/**
17 * Beispielprogramm für die Verwendung eines General-purpose Timers
18 * im Aufwärts(oder Abwärts)zähler-Modus. Der Prescaler teilt den
19 * Systemtakt (84 MHz) durch 41016. Damit wird das Zählregister mit
20 * ca. 2048 Hz angesteuert. Die oberen 8-Bit des Zählers werden auf den
21 * LEDs ausgegeben, d.h. es ist ein Zählen mit ca. 8 Hz sichtbar. (Zur
   * Kontrolle: Led 2 blinkt mit ca. 1 Hz.)
23
   * Das ARR hat den default Wert Oxffff, angezeigt werden dam
    * 0x00 bis 0xff (bzw. 0xff bis 0x00 beim Abwärtszählen).
26
    */
27 void task1() {
       // Timer mit Takt versorgen
29
       SET BIT(RCC->APB1ENR, RCC APB1ENR TIM3EN);
30
       // Prescaler auf angegebenen Wert setzen
31
      TIM3->PSC = 41016 - 1;
32
33
34
       // Optional: Zählrichtung auf Downcounter umstellen
       // SET BIT(TIM3->CR1, TIM CR1 DIR);
35
36
       // Update-Event zum Aktualisieren der gepufferten Register erzwingen
37
       // und Timer starten
38
       SET_BIT(TIM3->EGR, TIM_EGR_UG);
                                                                                     Live Coding
       SET BIT(TIM3->CR1, TIM CR1 CEN);
41
       while (true) {
42
```

fbeit FACHBEREICH ELEKTROTECHNIK UND INFORMATIONSTECHNIK 

## **Up-/Downcounting Mode**

### Typische Nutzung

- Erzeugen eines Ereignis mit bestimmter Periode
- Nur der "Überlauf" (Neuladen des CNT-Registers) ist interessant
- Timer setzt beim Neuladen das Update Interrupt Flag im Statusregister
  - Kann mit Polling abgefragt werden
  - Kann einen Interrupt auslösen

## Up-/Downcounting Mode – Statusregister

### 13.4.5 TIMx status register (TIMx\_SR)

Address offset: 0x10

Reset value: 0x0000

| 15 | 14       | 13 | 12    | 11    | 10    | 9     | 8    | 7     | 6     | 5   | 4     | 3     | 2     | 1     | 0     |
|----|----------|----|-------|-------|-------|-------|------|-------|-------|-----|-------|-------|-------|-------|-------|
|    | Pasanyad |    | CC4OF | CC3OF | CC2OF | CC10F | Rese | nuod  | TIF   | Res | CC4IF | CC3IF | CC2IF | CC1IF | UIF   |
|    | Reserved |    | rc_w0 | rc_w0 | rc_w0 | rc_w0 | Rese | erveu | rc_w0 | Res | rc_w0 | rc_w0 | rc_w0 | rc_w0 | rc_w0 |

#### Bit 1 CC1IF: Capture/compare 1 interrupt flag

#### If channel CC1 is configured as output:

This flag is set by hardware when the counter matches the compare value, with some exception in center-aligned mode (refer to the CMS bits in the TIMx\_CR1 register description). It is cleared by software.

0: No match

1: The content of the counter TIMx\_CNT matches the content of the TIMx\_CCR1 register. When the contents of TIMx\_CCR1 are greater than the contents of TIMx\_ARR, the CC1IF bit goes high on the counter overflow (in upcounting and up/down-counting modes) or underflow (in downcounting mode)

#### If channel CC1 is configured as input:

This bit is set by hardware on a capture. It is cleared by software or by reading the TIMx\_CCR1 register.

0: No input capture occurred

1: The counter value has been captured in TIMx\_CCR1 register (An edge has been detected on IC1 which matches the selected polarity)

#### Bit 0 **UIF**: Update interrupt flag

- " This bit is set by hardware on an update event. It is cleared by software.
  - 0: No update occurred.
  - 1: Update interrupt pending. This bit is set by hardware when the registers are updated:
- " At overflow or underflow (for TIM2 to TIM5) and if UDIS=0 in the TIMx\_CR1 register.
- When CNT is reinitialized by software using the UG bit in TIMx\_EGR register, if URS=0 and UDIS=0 in the TIMx\_CR1 register.

When CNT is reinitialized by a trigger event (refer to the synchro control register description), if URS=0 and UDIS=0 in the TIMx\_CR1 register.

# Upcounting mit UIF-Polling

```
479/**
* Beispielprogramm für die Verwendung eines General-purpose Timers im
* Polling-Modus. Der Prescaler teilt den Systemtakt (84 MHz) durch 41016,
    * so dass das Zählregister mit ca. 2048 Hz getaktet wird. Dem ARR wird
   * 2048-1 zugewiesen, so dass letztlich einmal pro Sekunde das UIF gesetzt
   * wird. Darauf wird in einer while-Schleife gewartet und die LED getoggelt.
53 */
54⊖ void task2() {
      // Timer mit Takt versorgen.
55
       SET BIT(RCC->APB1ENR, RCC APB1ENR TIM3EN);
56
57
       // Periode mit Hilfe von Prescaler und Reload-Register einstellen.
58
      TIM3->PSC = 41016 - 1;
59
      TIM3->ARR = 2048 - 1;
60
61
       // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
62
63
       // das dadurch im SR gesetztes UIF löschen und Timer starten.
       SET BIT(TIM3->EGR, TIM EGR UG);
64
       CLEAR_BIT(TIM3->SR, TIM_SR_UIF);
65
       SET BIT(TIM3->CR1, TIM CR1 CEN);
66
67
       while (true) {
68
           // Warten, bis Update-Flag gesetzt ist (ARR neu geladen)
69
           while(!READ BIT(TIM3->SR, TIM SR UIF)) {
70
71
72
           // Update-Flag wieder zurücksetzen und LED toggeln.
73
          TIM3->SR = 0:
74
           leds[0] = leds[0] ^ 1;
75
76
```

Live Coding



77 }

### C/C++ Wissen – Function Pointer

### • Interrupt Handler für Beispielprojektstruktur mit "Tasks"

- Nicht alle Tasks (verschiedene Aufgaben) können den gleichen Interrupt Handler verwenden
- "Umschalten" des im Interrupt Handler ausgeführten Codes muss möglich sein
- Verschiedene Möglichkeiten denkbar
  - #ifdef/#define
  - if mit globaler Variable
  - Function-Pointer



### C/C++ Wissen – Function Pointer

- Pointer auf Variablen sind bekannt
- Pointer können auch auf Funktionen zeigen
  - Definition syntaktisch wie eine Funktionsdeklaration bei der der Name durch "(\*Zeigername)" ersetzt ist
  - Beispiel:
    - Funktion: void f()
    - Zeiger auf Funktion mit Rückgabetyp void und leerer Parameterliste:

```
void (*myFunctionPointer)()
```

Zeiger auf Funktion zeigen lassen:

```
myFunctionPointer = f;
```

Aufruf:

```
(*myFunctionPointer)();
```

### C/C++ Wissen – Function Pointer

### Anwendung für Timer-Beispiele

```
/**
 * Zeiger auf die Funktion, die der Timer 3 IRQ Handler aufrufen soll.
 * Ermöglicht die Konfiguration unterschiedlicher IRQ Handler
 * für verschiedene Tasks.
 * Der Wert des Funktionszeigers muss zu Beginn der Task gesetzt werden,
 * die einen Timer 3 Interrupt aktiviert.
static void (*activeTIM3 IRQHandler)();
/**
 * Interrupt-Handler für Timer 3. Damit in den unterschiedlichen Beispielen
 * (tasks) unterschiedliche Interrupt-Handler aufgerufen werden können,
 * führt dieser Handler die Funktion aus, auf die tim3IrqHandler zeigt.
extern "C" void TIM3_IRQHandler() {
    (*activeTIM3_IRQHandler)();
```

## Upcounting mit Update Event Interrupt

fbeit

```
1099 /**
           110 * Beispielprogramm für die Verwendung eines General-purpose Timers im
           111 * Interrupt-Modus. Der Prescaler teilt den Systemtakt (84 MHz) durch 41016,
           112 * so dass das Zählregister mit ca. 2048 Hz getaktet wird. Dem ARR wird
           113 * 2048-1 zugewiesen, so dass letztlich einmal pro Sekunde der Update-
           114 * Interrupt ausgelöst wird. In der zugehörien ISR wird das UIF
           115 * zurückgesetzt und die LED getoggelt.
                                                                                         * Interrupt-Handler für Timer 3. Togglet die LED 0, wenn das Update
           116 */
                                                                                         * Flag gesetzt ist (und setzt es zurück).
           1170 void task3() {
                   // Task-spezifischen IRQ Handler einstellen.
            118
                    activeTIM3 IRQHandler = task3 TIM3 IRQHandler;
                                                                                        extern "C" void TIM3_IRQHandler() {
            119
            120
                                                                                            // Update-Interrupt-Flag wieder zurücksetzen und LED toggeln.
                   // Timer mit Takt versorgen
            121
                                                                                            // (// Makro, Alternative zu "TIM3->SR &= ~TIM SR UIF;")
            122
                   SET_BIT(RCC->APB1ENR, RCC_APB1ENR_TIM3EN);
                                                                                            CLEAR BIT(TIM3->SR, TIM SR UIF);
            123
                                                                                            leds[0] = leds[0] ^ 1;
                   // Periode mit Hilfe von Prescaler und Reload-Register einstellen.
            124
                   TIM3->PSC = 41016 - 1;
           125
                   TIM3->ARR = 2048 - 1;
            126
            127
                   // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
           128
                   // das dadurch im SR gesetztes UIF löschen.
            129
            130
                   SET BIT(TIM3->EGR, TIM EGR UG);
                    CLEAR BIT(TIM3->SR, TIM SR UIF);
            131
           132
                    // Interrupt-getrieben: Interrupts einschalten ...
            133
                    NVIC EnableIRQ(TIM3 IRQn); // ... TIM3-Interrupts allgemein und ...
            134
                                                                                                                                    Live Coding
                    SET BIT(TIM3->DIER, TIM DIER UIE); // ... speziell den Update-Interrupt
            135
           136
                   // Timer einschalten
            137
                   SET_BIT(TIM3->CR1, TIM_CR1_CEN);
            138
            139
                                                                                                                                                 HOCHSCHULE DARMSTADT
                   while (true) {
            140
FACHBEREICH EL 141
                                                                                            2.21
UND INFORMATIO
```

# Upcounting mit Update Event Interrupt

### 13.4.4 TIMx DMA/Interrupt enable register (TIMx\_DIER)

Address offset: 0x0C

Reset value: 0x0000

| 15    | 14  | 13   | 12    | 11    | 10    | 9     | 8   | 7     | 6   | 5    | 4     | 3     | 2     | 1     | 0   |
|-------|-----|------|-------|-------|-------|-------|-----|-------|-----|------|-------|-------|-------|-------|-----|
| Res.  | TDE | Res  | CC4DE | CC3DE | CC2DE | CC1DE | UDE | Res.  | TIE | Res  | CC4IE | CC3IE | CC2IE | CC1IE | UIE |
| 1165. | rw  | 1765 | rw    | rw    | rw    | rw    | rw  | 1163. | rw  | 1762 | rw    | rw    | rw    | rw    | rw  |

Bit 1 **CC1IE**: Capture/Compare 1 interrupt enable

0: CC1 interrupt disabled1: CC1 interrupt enabled

Bit 0 **UIE**: Update interrupt enable

0: Update interrupt disabled1: Update interrupt enabled

## Zähler/Timer-Erweiterung

- Die Timer verfügen zusätzlich über 1-4 Capture/Compare-Register
  - Wir betrachten nur die Compare-Funktionalität



# (Capture) Compare Register

- Nutzung durch die Software
  - Flag im SR wird gesetzt (CCxIF) wenn CNT == CCRx

## Compare Register – Abfrage CC1IF

```
1449/**
145 * Beispielprogramm für CC1IF-Abfrage. CNT wird mit ca. 2048 Hz angesteuert.
146 * Wenn der Wert 10 << 11 ereicht wird (also nach 10 Sekunden) wird
147 * LED 7 angeschaltet.
148 */
149@void task4() {
       // Timer mit Takt versorgen
150
        SET BIT(RCC->APB1ENR, RCC APB1ENR TIM3EN);
151
152
        // Periode mit Hilfe von Prescaler und Reload-Register einstel
153
       TIM3->PSC = 41016 - 1;
154
155
        // Compare register 1 auf 10 * 2048 setzen und output compare
156
       // konfigurieren.
157
       TIM3->CCR1 = 10 << 11;
158
159
        // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
160
        // das dadurch im SR gesetztes UIF löschen und Timer starten.
161
162
        SET BIT(TIM3->EGR, TIM EGR UG);
        CLEAR BIT(TIM3->SR, TIM_SR_UIF);
163
        SET BIT(TIM3->CR1, TIM CR1 CEN);
164
165
        while (true) {
166
            // Bits 15-10 von CNT auf LEDs 5-0 und CC1IF auf LED 7 anzeigen.
167
           leds = ((TIM3->CNT >> 10) & 0x3f)
168
                    | ((READ BIT(TIM3->SR, TIM SR CC1IF) >> TIM SR CC1IF Pos) << 7);
169
170
171 }
```

fbeit FACHBEREICH ELEKTROTECHNIK UND INFORMATIONSTECHNIK h\_da

HOCHSCHULE DARMSTADT
UNIVERSITY OF APPLIED SCIENCES

## Compare Register – PWM

- Häufige Aufgabenstellung: Erzeugung PWM-Signal
  - Pulse Width Modulation Pulsbreitenmodulation
  - Innerhalb einer konstanten Periode variiert das Verhältnis zwischen High- und Low-Pegel



- Mit "nachgeschaltetem Tiefpass" sehr günstiger Digital-Analog-Wandler
  - Helligkeitssteuerung LED (Tiefpass ist das menschliche Auge)
  - Geschwindigkeitssteuerung Motor (Tiefpass durch mechanischen Aufbau)
  - •

# Compare-Register – PWM mit Polling

```
1739 /**
174 * Beispielprogramm für Software PWM mit CCR ("Slow Motion"). CNT wird mit
175 * ca. 2048 Hz angesteuert. UIF schaltet die LED7 an, CC1IF schaltet die LED7
176 * aus, d.h. solange der Wert in CNT kleiner dem Wert in CCR1 ist,
177 * leuchtet die LEDs 7.
178 */
179@void task5() {
        // Timer mit Takt versorgen
181
        RCC->APB1ENR |= RCC APB1ENR TIM3EN;
182
        // Periode mit Hilfe von Prescaler und Reload-Register einstellen.
183
184
        TIM3->PSC = 41016 - 1;
        TIM3->ARR = 16 * 2048 - 1;
185
186
187
        // Compare register 1 auf 10 * 2048 setzen
188
        TIM3->CCR1 = 10 << 11:
189
        // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
190
        // das dadurch im SR gesetztes UIF löschen und Timer starten.
191
        SET BIT(TIM3->EGR, TIM EGR UG);
192
        CLEAR BIT(TIM3->SR, TIM SR UIF);
193
194
        SET BIT(TIM3->CR1, TIM CR1 CEN);
195
        bool isActive = true;
196
        while (true) {
197
            // Bits 15-10 von CNT auf LEDs 5-0 und isActive auf LED 7 anzeigen.
198
            if(READ BIT(TIM3->SR, TIM SR CC1IF)) {
199
                isActive = false:
200
                CLEAR BIT(TIM3->SR, TIM SR CC1IF);
201
202
            if(READ BIT(TIM3->SR, TIM_SR_UIF)) {
203
204
                isActive = true;
                CLEAR BIT(TIM3->SR, TIM SR UIF);
205
206
207
            leds = ((TIM3->CNT >> 10) & 0x3f) | (isActive << 7);
209 }
```

## Compare-Register – PWM mit Interrupt

```
2279 /**
                   228 * Beispielprogramm für Software PWM mit CCR ("Slow Motion"). Wie task5,
                   229 * aber das Toggeln der LED wird über den Interrupt gesteuert.
                   230 */
                                                                                                    /**
                  231 void task6() {
                                                                                                     * Interrupt-Handler für Timer 3/task 6. Schaltet LED7 ein, wenn das
                   232
                           // Task-spezifischen IRQ Handler einstellen.
                                                                                                     * Update-Flag gesetzt ist, schaltet LED7 aus, wenn das CC1IF gesetzt
                   233
                           activeTIM3 IRQHandler = task6 TIM3 IRQHandler;
                                                                                                     * ist.
                   234
                                                                                                     */
                   235
                           // Timer mit Takt versorgen
                                                                                                    void task6_TIM3_IRQHandler() {
                   236
                           RCC->APB1ENR |= RCC APB1ENR TIM3EN;
                                                                                                       if(READ BIT(TIM3->SR, TIM SR UIF)) {
                   237
                                                                                                           CLEAR_BIT(TIM3->SR, TIM_SR_UIF);
                   238
                           // Periode mit Hilfe von Prescaler und Reload-Register einstellen.
                                                                                                           leds = leds | 0x80;
                           TIM3->PSC = 41016 - 1;
                   239
                           TIM3->ARR = 16 * 2048 - 1;
                   240
                                                                                                        if(READ BIT(TIM3->SR, TIM SR CC1IF)) {
                   241
                                                                                                           CLEAR BIT(TIM3->SR, TIM SR CC1IF);
                   242
                           // Compare register 1 auf 10 * 2048 setzen
                                                                                                           leds = leds & \sim 0x80:
                   243
                           TIM3->CCR1 = 10 << 11;
                   244
                   245
                           // Interrupt-getrieben: Interrupts einschalten ...
                   246
                           __NVIC_EnableIRQ(TIM3_IRQn); // ... TIM3-Interrupts allgemein und ...
                           SET_BIT(TIM3->DIER, TIM_DIER_UIE); // ... speziell den Update-Interrupt
                   247
                           SET BIT(TIM3->DIER, TIM DIER CC1IE); // ... und den CC1-Interrupt
                   248
                   249
                   250
                           // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
                   251
                           // das dadurch im SR gesetztes UIF löschen und Timer starten.
                   252
                           SET BIT(TIM3->EGR, TIM EGR UG);
                   253
                           CLEAR BIT(TIM3->SR, TIM SR UIF);
                   254
                           SET BIT(TIM3->CR1, TIM CR1 CEN);
                   255
                   256
                           while (true) {
                   257
                               disable irq();
                               leds = (leds & 0xc0) | ((TIM3->CNT >> 10) & 0x3f);
                   259
                               enable irq();
FACHBEREICH ELEKTROTE 260
                                                                                                    21
UND INFORMATIONSTECHN
```

fbeit

261 }

### Ergänzung zu Interrupts

Vorsicht wenn Ressourcen im Hauptprogramm und im

Interrupt Handler genutzt werden



Im Hauptprogramm wird der berechnete Wert leds zugewiesen. Da der Wert mit noch nicht gesetztem Bit 7 berechnet wurde, wird die Änderung durch die ISR "sofort" wieder überschrieben

Lösung: Interrupts im Hauptprogramm temporär ausschalten

Interrupt unterbricht und Handler setzt Bit 7 in leds

## Output Compare – Signal auf GPIO-Pin

 Der Vergleich von CNT und CCR kann auch (praktisch verzögerungsfrei) zur Generierung von Signalen durch die Hardware verwendet werden



HOCHSCHULE DARMSTADT

## Output Compare – Generiertes Signal

### Verschiedene Modi

- Output compare timing
  - Keine Generierung (bislang "genutzt")
- Output compare active
  - OCxREF für Kanal wird gesetzt, wenn CNT und CCR übereinstimmen
- Output compare inactive
  - OCxREF für Kanal wird zurück gesetzt, wenn CNT und CCR übereinstimmen
- Output compare toggle
  - OCxREF für Kanal ändert den Zustand, wenn CNT und CCR übereinstimmen
- Output compare forced active/inactive
  - OCxREF wird zwangsweise auf 1 oder 0 gesetzt
- Output compare PWM1 (s.u.)



## Output Compare – Signal auf GPIO-Pin

 Voraussetzung: Konfiguration des "Alternate Function"-Modus des GPIO-Pins



### Output Compare – Beispiel Active

2639/\*\*

| Port | AF00   | AF01      | AF02                |   |
|------|--------|-----------|---------------------|---|
| Port | SYS_AF | TIM1/TIM2 | TIM3/<br>TIM4/ TIM5 | 7 |
| PC0  | -      | -         | -                   |   |
| PC1  | -      | -         | -                   |   |
| PC2  | -      | -         | -                   |   |
| PC3  | -      | -         | -                   |   |
| PC4  | -      | -         | -                   |   |
| PC5  | -      | -         | -                   |   |
| PC6  | -      | -         | TIM3_CH1            |   |

S. [F410-DS] Table 9

```
265 * Wenn der Wert 10 << 11 ereicht wird (also nach 10 Sekunden) wird
266 * LED6 angeschaltet.
267 */
268 void task7() {
         // GPIO-Pin PC6 auf alternate function 2 konfigurieren.
269
        MODIFY_REG(GPIOC->MODER, GPIO_MODER_MODE6, 2 << GPIO_MODER_MODE6_Pos);</pre>
270
        MODIFY_REG(GPIOC->AFR[0], GPIO_AFRL_AFSEL6,
271
                 GPIO AF2 TIM3 << GPIO AFRL AFSEL6 Pos);
272
273
274
        // Timer mit Takt versorgen
275
        RCC->APB1ENR |= RCC APB1ENR TIM3EN;
277
        // Prescaler auf berechneten Wert für ca. 2048 Hz output setzen.
        TIM3->PSC = 41016 - 1;
278
279
        // Compare register 1 auf 10 * 2048 setzen, output compare active
280
281
        // konfigurieren und Ausgabe des OC1REF einschalten.
282
        TIM3->CCR1 = 10 << 11;
        MODIFY REG(TIM3->CCMR1, TIM CCMR1 OC1M, 1 << TIM CCMR1 OC1M Pos);
283
        SET BIT(TIM3->CCER, TIM CCER CC1E);
284
285
        // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
286
        // das dadurch im SR gesetztes UIF löschen und Timer starten.
287
288
        SET_BIT(TIM3->EGR, TIM_EGR_UG);
        CLEAR BIT(TIM3->SR, TIM_SR_UIF);
289
290
        SET BIT(TIM3->CR1, TIM CR1 CEN);
291
292
        while (true) {
293
            // Bits 15-10 von CNT auf LEDs 5-0 anzeigen.
294
            leds = (TIM3->CNT >> 10) & 0x3f;
295
296 }
```

264 \* Beispielprogramm für OC1REF-Ausgabe. CNT wird mit ca. 2048 Hz angesteuert.

Live Coding



### Output Compare – PWM1

```
2989/**
299 * Beispielprogramm für OC1REF-Ausgabe im PWM1-Modus. CNT wird mit ca. 2048 Hz
300 * angesteuert und zählt Modulo 16*2048. So lange der Wert von CNT >= CCR1
301 * (10 << 11) ist, bleibt LED6 angeschaltet.
302 */
303 void task8() {
       // GPIO-Pin PC6 auf alternate function 2 konfigurieren.
304
305
        MODIFY_REG(GPIOC->MODER, GPIO_MODER_MODE6, 2 << GPIO_MODER_MODE6_Pos);
        MODIFY REG(GPIOC->AFR[0], GPIO AFRL AFSEL6,
306
307
                GPIO AF2 TIM3 << GPIO AFRL AFSEL6 Pos);
308
309
        // Timer mit Takt versorgen
        RCC->APB1ENR |= RCC APB1ENR TIM3EN;
310
311
        // Prescaler auf berechneten Wert für ca. 2048 Hz output setzen.
312
313
        TIM3->PSC = 41016 - 1:
        TIM3->ARR = 16 * 2048 - 1;
314
315
        // Compare register 1 auf 10 * 2048 setzen, PWM1 konfigurieren
316
317
        // und Ausgabe des OC1REF einschalten.
318
        TIM3->CCR1 = 10 << 11;
        MODIFY_REG(TIM3->CCMR1, TIM_CCMR1_OC1M, 6 << TIM_CCMR1_OC1M_Pos);</pre>
319
        SET BIT(TIM3->CCER, TIM CCER CC1E);
320
321
        // Update-Event zum Aktualisieren der gepufferten Register erzwingen,
322
        // das dadurch im SR gesetztes UIF löschen und Timer starten.
323
        SET BIT(TIM3->EGR, TIM EGR UG);
324
        CLEAR BIT(TIM3->SR, TIM SR UIF);
325
        SET_BIT(TIM3->CR1, TIM_CR1_CEN);
326
327
        while (true) {
328
329
            // Bits 15-10 von CNT auf LEDs 5-0 anzeigen.
            leds = (TIM3->CNT >> 10) & 0x3f;
330
331
332 }
```

Live Coding

